Tugas 9 : Latches, FF and Timer Oleh : Raihan 2103015049

Latches, Flip-Flops, and Timer

Latches

Latch adalah tipe khusus dari rangkaian logika. Latches memiliki dua status stabil low dan high. Karena keadaan ini, latches juga disebut sebagai multivibrator bistabil(bistable-multivibrators). Latch adalah perangkat penyimpanan yang menyimpan data menggunakan jalur umpan balik. Latch menyimpan 1 -bit hingga perangkat disetel ke 1. Latch mengubah data yang disimpan dan terus-menerus menguji input saat input yang diaktifkan disetel ke 1.

Berdasarkan sinyal aktifkan, rangkaian bekerja dalam dua keadaan. Ketika input aktifkan tinggi, maka kedua input rendah, dan ketika input aktifkan rendah, kedua input tinggi.


Jenis-Jenis Latches

SR Latch

SR Latch adalah jenis khusus perangkat asinkron yang bekerja secara terpisah untuk sinyal kontrol. Itu tergantung pada S-states dan R-inputs. Desain SR latch dengan menghubungkan dua gerbang NOR dengan koneksi cross loop. SR Latch juga dapat dirancang menggunakan gerbang NAND. Di bawah ini adalah diagram rangkaian dan tabel kebenaran SR Latch.

bawah ini adalah diagram sirkuit dan tabel kebenaran SR Latch Bergerbang.


Truth Table

Circuit Diagram

D Latch

D latch sama dengan D flip flop. Satu-satunya perbedaan antara keduanya adalah ENABLE input. Keluaran latch sama dengan masukan yang diteruskan ke input Data saat ENABLE input disetel ke 1. Pada saat itu, latch terbuka, dan jalurnya transparan dari input ke output. Jika ENABLE input diatur ke 0, output D latch adalah nilai terakhir latch, yaitu, independen dari input D, dan latch ditutup. Di bawah ini adalah diagram rangkaian dan tabel kebenaran D latch.

Truth Table 

Circuit Diagram

Gated D Latch

Gated D Latch adalah jenis khusus lain dari gated latch yang memiliki dua input, yaitu DATA dan ENABLE. Ketika enable input disetel ke 1, inputnya sama dengan input Data. Jika tidak, tidak ada perubahan dalam output.

Kita dapat mendesain gated D latch dengan menggunakan gated SR latch. Input set dan reset dihubungkan bersama menggunakan inverter. Dengan melakukan ini, output akan berlawanan satu sama lain. Di bawah ini adalah diagram sirkuit dari Gated D Latch.

Circuit Diagram


JK Latch

JK Latch sama dengan SR Latch. Di JK latch, status yang tidak jelas dihilangkan, dan output dialihkan ketika input JK high. Satu-satunya perbedaan antara SR latch JK latch adalah bahwa tidak ada umpan balik output terhadap input di SR latch, tetapi ada di JK latch. Diagram rangkaian dan tabel kebenaran kait JK adalah sebagai berikut:

Truth Table


Circuit Diagram


T Latch

T latch terbentuk dengan menyingkat input JK latch. Keluaran dari T latch beralih ketika input disetel ke 1 atau high. Di bawah ini adalah diagram rangkaian T latch.

Circuit Diagram



Flip-Flops

A flip-flop is a sequential digital electronic circuit having two stable states that can be used to store one bit of binary data. Flip-flops are the fundamental building blocks of all memory devices.

Jenis-Jenis Flip-Flop

S-R Flip-flop

Ini adalah rangkaian flip-flop yang paling sederhana.  Ini memiliki input set (S) dan input reset (R).  Ketika di sirkuit ini ketika S diatur sebagai aktif, output Q akan tinggi dan Q' akan rendah.  Jika R diatur ke aktif maka output Q rendah dan Q' tinggi.  Setelah output ditetapkan, hasil rangkaian dipertahankan sampai S atau R berubah, atau daya dimatikan.


Truth table of S-R flip-flop
S R Q State
0 0 0 No Change 
0 1 0 Reset
1 0 1 Set
1 1 X



Komentar

Postingan populer dari blog ini

Tugas 1 [Raihan] SDG2BTI22

Tugas 8 Raihan 2103015049

Tugas 4 Raihan 2103015049 Gerbang Logika